Natanael Garcia Rodrigues
Evolução dos Dispositivos Móveis
Low Power – Eficiência Energética
SoC & MPSoC - Reusabilidade
Técnicas Padrões de Low Power para SOCs e MPSoCs
Técnicas Avançadas de Low Power
ARM – Advanced RISC Machine
Tendências e Aplicações
Fonte: http://www.nextdigital.com/voice/mobile
Eficiência Energética
Design Low Power & Ultra Low Power
Compreende um conjunto de técnicas para aespecificação de circuitos eletrônicos
Motivações:◦ Consumo em standby;
◦ Durabilidade da bateria;
◦ Otimização de espaço de circuitos;
◦ Temperatura;
◦ Redução de custos
Tegra K1
GPU
Arquitetura NVIDIA® Kepler™
192 núcleos NVIDIA CUDA®
CPU
Núcleos de CPU e arquitetura
NVIDIA 4-Plus-1™ Quad-Core ARM Cortex-A15 "r3"
Velocidade máxima do clock
2,3 GHz
Memória
Tipo de Memória DDR3L e LPDDR3
Capacidade máxima de memória
8 GB (com extensão de endereço de 40 bits)
Tela
LCD 3840x2160
HDMI 4K (UltraHD, 4096x2160)
Arquitetura NVIDIA® Kepler™
192 núcleos NVIDIA CUDA®
Produto
Tipo/tamanho 23x23 FCBGA16x16 S-FCCSP15x15 FC PoP
Processo 28 nm
Técnicas padrões:◦ Clock Gating◦ Gate Level Power Optimization◦ Multi-VDD◦ Multi-VT
Técnicas avançadas:◦ Multi-Voltage Design◦ Power Gating◦ IP Design◦ Frequency and Voltage Scaling Design
Processadores ARM
Projeta, licencia e vende ferramentas de desenvolvimento de software
1983 – Arcon Computers (Cambridge, Inglaterra)
1985 – ARM1
1986 – ARM2: 32 bits, 30.000 transistores
1990 - ARM Limited – Parceria com Apple
Arquitetura RISC
Instruções Reduzidas
Pipeline: execução em paralelo, tamanho fixo
Registradores: com propósito geral
Arquitetura Load-Store
http://www.catwig.com/google-glass-teardown/