Micro Massa

Embed Size (px)

Citation preview

  • 7/25/2019 Micro Massa

    1/3

    Na arquitetura RISC o uso de pipelines muito intenso, diferente da arquitetura CISC que usa poucaspipelines ou nem as utiliza. J no aspecto de uso de memria, na RISC bem reduzido enquanto que naCISC, por ter uma arquitetura mais complexa, tem um intenso uso de memria. No que se trata demicrocdi!os, a arquitetura RISC n"o utiliza microcdi!o o que difere da CISC que usa microcdi!os,que o processador !era. J no caso de re!istradores a arquitetura RISC utiliza muitos re!istradores e aCISC possui um uso reduzido destes.

    #$% C&'(unidade central de processamento$ respons)el pela busca e execu*"o de pro!ramas na

    memria e pelo controle de todas as unidades de um computador. + composto por re!istradores,unidade l!ica e aritmtica e unidade de controle.

    $ROM(Read onl- memor-$ e somente leitura, as informa*/es s"o pre)iamente !ra)as pelo fabricantee n"o podem ser alteradas. PROM(equi)alente, mas por ser !ra)ada pelo usurio$, EPROM(pode serapa!ada com luz '0 e reutilizada$, EEPROM(pode ser apa!ada eletricamente$.

    RAM (Random %ccess 1emor-$ (1emria de acesso aleatrio$ SRAM de alta densidade constru2dacom 3ip3op, bem mais rpida que a R%1 no entanto ocupa mais espa*o na pastil4a. DRAM constru2da com capacitores, necessita de um circuito de atualiza*"o peridica dos dados(refres4$. &elopouco espa*o necessrio, constitui a memria principal de um &C. CACHE consiste numa pequenaquantidade de SR%1 usada para acelerar o acesso a R%1.

    5$6inalidade de aumentar a )elocidade de acesso a memria do &C

    7$ bit numero binrio que pode receber 8 ou #9 byte con:unto de dados de ; bits9 nibble con:untode dados de 7 bits9 word #< bits ( =ords > # =ord$

    ?$ @n

  • 7/25/2019 Micro Massa

    2/3

    c4ip, de)ido ao fato de trabal4ar com instru*/es simples9 Instru*/es de mquina simples e pequenas, oque aumenta seu desempen4o.

    Des&!nt!ens A desempen4o do processador RISC depende diretamente do cdi!o feito pelopro!ramador.1ais caro de)ido a necessidade de maior quantidade de memria cac4E interna.

    ##$ 1icroinstru*/es s"o microcdi!os da arquitetura CISC !ra)ados pre)iamente no processador, s"outilizados na decodiKca*"o de instru*/es.

    #$&ipeline uma tcnica para acelerar a execu*"o de instru*/es. Consiste na busca da instru*"ose!uinte enquanto a instru*"o atual est na etapa de execu*"o.

    #5$1icroprocessador > C&' > contem re!istradores, unidade l!ica e aritmtica e unidade de controle.1icrocontrolador possui unidades adicionais (portas de entrada e sa2da paralela e serial, memria RA1,memria R%1, temporisadores, etc$ alm da C&'.

    #7$ iferen*as do ;8;? e ;8;

  • 7/25/2019 Micro Massa

    3/3